欢迎来到一句话经典语录网
我要投稿 投诉建议
当前位置:一句话经典语录 > 心得体会 > 模60计数器设计实验心得体会

模60计数器设计实验心得体会

时间:2019-04-15 22:43

抢答器课程设计实验总结怎么写

兰州理工大学技术工程学院  课程设计任务书  课程名称: 电子技术课程设计  题 目: 智力竞赛抢答器  专业班级:  学生姓名:  学 号:  指导老师:  审 批:  任务书下达日期 2009年 12 月 28日 星期一  设计完成日期 2010年 1 月 8 日 星期五  设计内容与设计要求  一、设计内容:  1.设计一个可容纳8组代表队参赛的智力抢答器,每组设一个抢答按钮,按钮的编号与选手的编号相对应。

  2. 抢答器具有第一信号鉴别及数据锁存功能。

主持人将设备复位(清零)后,发出抢答指令,当第一组参赛者触动按钮时,该组指示灯亮。

此后,其他组别触动按钮无效。

  3. 设计一个用数码管显示1~8组中最先抢答组别的电路。

  4. 抢答器具有定时30S抢答的功能,当主持人发出抢答指令后开始减计时,并用显示器显示时间。

当抢答时间到,蜂鸣器鸣叫发出报警信号,并封锁输入电路,禁止选手超时抢答。

  5.设计一个犯规判别电路,并用指示灯显示。

  6.设置记分显示电路,每组预置100分,答对1次加10分,答错1次减10分。

  7.功能扩展(自选)  二、设计要求:  1.思路清晰,给出整体设计框图和总电路图;  2.单元电路设计,给出具体设计思路和电路;  3.写出设计报告;  主要设计条件  1. 在实验楼南楼的四楼“综合实验室”和“电子实验室”调试。

  2. 提供调试用实验箱和电路所需元件及芯片。

  说明书格式  1. 课程设计封面;  2. 任务书;  3. 说明书目录;  4. 设计总体思路,基本原理和框图(总电路图);  5. 单元电路设计(各单元电路图);  6. 安装、调试步骤;  7. 故障分析与电路改进;  8. 总结与体会;  9. 附录(元器件清单);  10. 参考文献;  11.课程设计成绩评分表  目录  1 绪论 6  2 设计方案 7  2.1 设计方案和要求 7  2.2 设计思想和原理 8  2.3 单元电路的设计 8  (1)抢答器部分电路设计 8  (2)定时电路设计 9  (3)报警电路设计 11  (4)计分电路设计 11  2.4 总体设计 12  3 EWB仿真 15  4故障分析与电路改进 15  5部分重要原件引脚图及其功能表 18  6心得体会 20  7附录 22  参考文献 22  1 绪论  智力竞赛是一种生动活泼的教育方式,而抢答就是智力竞赛中非常常见的一种答题方式。

抢答能引起参赛者和观众的极大兴趣,并且能在极短的时间内,使人们迅速增加一些科学知识和生活常识。

但是,在这类比赛中,对于谁先谁后抢答,在何时抢答,如何计算答题时间等等问题,若是仅凭主持人的主观判断,就很容易出现误判。

所以,我们就需要一种具备自动锁存,置位,清零等功能智能抢答器来解决这些问题。

  在本次课程设计中,将主要设计一个供八人使用的定时抢答器。

他要实现以下主要功能:(1)为8位参赛选手各提供一个抢答按钮,分别编号S0、S1、S2、S3、S4、S5、S6、S7;(2)主持人可以控制系统的清零与抢答开始;(3)抢答器要有数据锁存与显示的功能。

抢答开始后,若有任何一名选手按动抢答按钮,则要显示其编号至系统被主持人清零,并且扬声器发生提示,同时其他人再按对应按钮无效;(4)抢答器要有自动定时功能,并且一次抢答时间由主持人任意设定。

当主持人启动“开始”键后,定时器自动减计时,并在显示器上显示。

同时扬声器上发出短暂声响;(5)参赛选手只有在设定时间内抢答方为有效抢答。

若抢答有效,则定时器停止工作,并且显示抢答开始时间直到系统被清零;(6)若设定时间内无选手进行抢答(按对应按钮),则系统短暂报警,并且禁止选手超时抢答,定时器上显示00数字抢答器由主体电路与扩展电路组成。

优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。

通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。

  利用本次设计出的电路制造成的定时抢答器,即可轻松实现在8人或8个代表队之间进行的抢答比赛中进行控制,使得这一活动更加趣味、公平。

  2 设计方案  2.1 设计方案和要求  1.给定的主要器件:74ls148 74ls138 74ls192 555 发光二极管 显示器  2功能要求:设计一个智力竞赛抢答球,可同时共8个选手参加比赛,并具有定时抢答功能。

具体功能要求如下:  基本功能:  (1) 设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛,他们的选号分别是s0,s1,s2,s3,s4,s5,s6,s7。

  (2) 给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答器的开始。

  (3) 抢答器具有数据锁存和显示功能。

抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在led数码管上显示选手的编号,同时扬声器给出音响提示。

此外,要封锁输入电路,禁止其他选手抢答。

优先抢答选手的编号一直保持到主持人将系统清零为止  (4) 抢答器具有定时30S抢答的功能,当主持人发出抢答指令后开始减计时,并用显示器显示时间。

当抢答时间到,蜂鸣器鸣叫发出报警信号,并封锁输入电路,禁止选手超时抢答。

  (5) 设计一个犯规判别电路,并用指示灯显示。

  (6) 设置记分显示电路,每组预置100分,答对1次加10分,答错1次减10分。

  (7) 功能扩展(自选)  2.2设计思想和原理  多路智力抢答器的组成框  该设计抢答器的电路主要是由抢答电路,触发电路,触发锁存电路,七段显示译码器几部分构成。

  工作原理:通电后,主持人将开关拨到“清零状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间:主持人将开关置“开始”状态,宣布“开始”抢答器工作。

定时器倒计时,扬声器给出声响提示。

当定时时间到,却没有选手抢答时,系统报警,并封锁输入电路,禁止选手超时抢答。

选手在定时时间内抢答时,抢答器完成:优先判断,编号锁存,编号显示,扬声器提示。

当一轮抢答之后,定时器停止,禁止二次抢答,定时器显示剩余时间。

如果再次抢答必须由主持人再次操作“清除”和“开始:状态开关  2.3单元电路的设计  (1)抢答器电路的设计  该部分主要完成两个功能:一是分辨选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。

选用优先编码器74ls148和RS锁存器可以完成上述功能,所组成的电路图如下所示。

这个电路的工作原理过程:当主持人控制开关s置于“清零”  端时,RS触发器的R非端均为0,4个触发器输出(Q4--Q1)全部置0,使74ls148的BI的非=0,显示器灯灭:74ls148的选通输入端ST的非=0,使之处于工作状态,此时锁存电路不工作。

当主持人把开关S置于“开始”时,优先编码器和锁存电路同时处于工作状态,即抢答器处于等待工作状态,等待输入端的信号,当有选手将键按下时(比如按下s5),74ls148的输出Y2Y1Y0的非=010,YEX的非=0,经RS锁存后,CTR=1,BI的非=1,经74ls148译码后,显示器显示为“5”。

此外,CRT=1,使74ls148的ST的非为高电平,封锁其他按键的输入。

如果再次抢答需有主持人将S开关重新“清除”,电路复位。

  (2)定时电路的设计  节目主持人可根据抢答题的难以程度,来设定某一次抢答的时间,通过  置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。

可预置时间的电路选用可由两片十进制同步加减计数器74Ls192、译码器7448、气短数码显示管来进行设计。

其中,两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号由时钟产生电路提供。

74192的预置数控制端实现预置数,由节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。

按键弹起后,计数器开始减法计数工作,并将时间显示在共阴极七段数码显示管上,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时时间到时, 输出低电平到时序控制电路,控制报警电路报警,同时以后选手抢答无效。

  74LS192是同步十进制可逆计数器,具备双时钟输入,同时具备清零和置位功能。

其管脚图如图所示:  (3)报警电路的设计  这部分电路我们是由555构成多谐振荡器,振荡频率fo=1.43\\\/【(R1+2R)C】,其输出信号经三极管推动扬声器。

PR为控制信号,当PR为谐振荡器工作;而当PR为低电平时,电路停振。

  2.4 总体电路设计和电路图  经过以上分析,我们将各部分电路连接,并加以适当控制,即得到了八位定时抢答器的总体电路图。

如图11所示:  其工作原理是:  八位选手编号分别为0、1、2、3、4、5、6、7,对应按钮分别为S0、S1、S2、  S3、S4、S5、S6、S7;  首先主持人根据题目的难易程度设置抢答时间,此设定可以通过调节输入两片74LS192的D、C、B、A四个管脚的高低电平来进行(例如要设定时间为60s,就将十位的192的D、C、B、A分别置位为0、1、1、0,而将各位的192的D、C、B、A都置于0)。

当主持人宣读完题目说“开始”并将开关置于“开始”位置后,输出为高电平,此高电平分为三路:一路输出到集成单稳态触发器74LS121的输入端,使其产生单个周期为0.5S的脉冲,驱动报警电路发出声响,即实现了发声提示的功能;另一路输出到74LS192的LD端,使其处于高电平而开始减 计数;还有一路输出到锁存器的C端;  若没有选手安东按钮,则74LS373输出全为高电平,74LS148也输出高电平,E0端输出低电平至7448的灭灯输入RI\\\/RBO端,使得信号经7448到显示器 上时无显示;  当任意一路(设1)抢答器按下按钮时,八D锁存器74LS373工作,与输入端相对应的输出端(1)输出高电平,则锁存器输出的八位电平经8~3八位优先编码器74LS148编码输出的A0~A2成为与输入信号相对应的三位二进制码,而74LS148的管脚15(E0)的输出电平由低变高,输出到七段译码显示器74LS48的二进制码经其译码后输出到七段共阴数码管上,则显示器上显示对应的编号(1)。

此时,7448的RI\\\/RBO端输出高电平,开关出也输出高电平,二者经过与非门输出低电平,经过与门还是低电平输出到锁存器373的C端,起到所存功能,其他选手若再按动对应按钮也无对应输出,,即实现了抢答功能;  同时,由于74LS148的E0段输出高电平输出到集成单稳态触发器74LS121的输入端,使其产生单个周期为0.5S的脉冲,驱动报警电路发出声响,即实现了发声提示的功能;  同时,74LS148的GS端输出电平由高变低,与秒脉冲发生器产生的秒脉冲相与后输出为0,使得无脉冲抵达计数器192的Down端。

计数器停止工作,保持原来显示不变,即实现了暂停减计数使其记录抢答时间的功能;  当选手回答完问题后,主持人将开关置于“清零”的位置,输出低电平,也是分为三路:一路与74148的E0端(高)与非后变为高电平输出到373的使能端C,使得锁存器不再锁存数据,此时,抢答部分显示器灭灯无显示,实现了清零;  另一路低电平输出到计数器192的LD端,而CR端也是低电平,所以使得对应显示器输出预置的数据;  若在定时部分计数器倒计时到00还无选手按动按钮的话,两片74LS192的借位输出端都输出高电平,二者相与后输出高电平到单稳态触发器74121的B端口,使其产生周期为0.5s的脉冲刺激报警电路发声提示  计分电路图  3 EWB仿真  按照总体电路图在仿真软件EWB上一一选择芯片并进行连接,然后启动开关观察。

  当仿真结果和预期一样,则证明仿真成功。

设计的电路是正确的。

  4故障分析与电路改进  1. 显示器上不显示数字,我们从后级往前级进行测试,首先用1.5~2V的电压作用各个笔段,看对应各笔段是否亮,判断是否完好。

若完好则继续检测74ls148芯片是否完好。

在74ls148的A、B、C、D四个输入端随意输入一组二进制数码(用高低电平表示1和0,此处注意要用到8V以上的电源电压),看是否能显示数字。

无显示的故障一般问题出在这两个环节。

  2. 若显示器上显示的是不符合要求的数字,在设计原理正确的前提下,首先通过测试判断74ls148的输出a~g与LED管的a~g笔段是否连接有错。

其方法是74ls148的输出a~g分别按规律输入高低电平,观察LED管是否显示相应的数字。

如果这个环节正常,则问题在二极管编码电路,再逐一进行检查。

  3. 如果不能锁存,或是锁存不了1和7,则问题在锁存电路,应该从原理上进行分析。

锁存电路的设计原理是:启用CD4511的锁存功能端LE,高电平有效,即输入高电平时执行锁存功能。

锁存器应能锁定第一个抢答信号,并拒绝后面抢答信号的干扰。

如何设计呢,我们对0~9十个数字的显示笔段进行分析,只有0数字的d笔段亮与g笔段灭,其它数字至少有一点不成立。

由此可以区分0与其它数字。

我们将LED管的a笔段与g笔段的输入信号反馈到锁存电路,通过锁存电路控制锁存端LE输入为0或1(锁存与否)。

当LED显示器显示为0时,LE=0,CD4511译码芯片不锁存;当LED显示器显示其它数字时, LE=1,芯片锁存。

这样只要显示器上显示为0,74ls148译码芯片才不锁定,显示其它数字均锁存。

所以只要有选手按了按键,显示器上一定是显示1~8的数字,LE=1芯片锁存,之后任何其他选手再按下按键均不起作用。

例如SB1键先按下,显示器上显示1,LE=1芯片锁存,其他选手再按SB2~SB8,显示器上仍显示1,SB1按下之后的任一按键信号均不显示。

直到主持人按清零键SB9,显示器上又显示0,LE=0,锁存功能解除,又开始新一轮的抢答。

  若所有的数字都不能锁存,说明不管LED显示什么数字,74ls148管脚的5脚输入为电平,可能是5脚与地短接或者是锁存电路的两个二极管VD13和VD14断开等故障;若只有1和7两个数字不显示则可以分析一下其原因:显示1和7数字时g段不亮,74ls148的g输出端为低电平,VD14截止,而b段亮d段不亮本应该三极管VT截止而使VT13导通,产生高电平(锁存信号)给LE,现在不能锁存说明VD13截止,推断是三极管击穿损坏。

  4. 在测试的过程中我们一定要注意,高低电平的测试电压数值要针对不同的电路而选取不同的数值。

比如,针对LED管,高电平只能用1.5~2V,而在CD4511的输入端高电平要用到8V以上的电源电压。

选高了,会烧管子;选低了,会看不到效果,甚至产生误判断。

  5. 判断PNP型和MPN型晶体管:用万用表的R×1k(或者R×100)档。

用黑表笔接晶体管的某一个管脚,用红表笔分别接其它两脚。

如果表 针指示的两个阻值都很大,那么黑表笔接晶体管的某一个管脚,用红表笔接其它两脚。

如果表针指示的两个阻值都很大,那么黑表笔所 接的那一个管脚是PNP型的基极,如果表针指示的两个阻值都很小,那么黑表笔所接的那个一个管脚是NPN型的基极;如果表针指示的阻 值一个很大,一个很小,那么黑表笔所接的那一个管脚不是基极。

这就要另换一个管脚来试。

以上方法,不但可以判断基极,而且可以 判断是PNP型还是NPN型晶体管。

  判断基极后就可以进一步判断集电极和发射极。

先假定一个管脚是集电极,另一个管脚是发射极。

然后反过来,把原先假定的管脚对调一下,再估测β值,其中,β值大的那次的假定是对的。

这样就把集电极个发射极也判  5部分重要原件引脚图及其功能表  (1)74ls148  管脚图  (2)74ls192  管脚图  功能表  (3)555  管脚图  6 总结与体会  转眼间两周数字电子课程设计转眼就结束了,通过这次课程设计,我学会了许多课本上学不到的东西,同时也加强了我的动手、思考和解决问题的能力,受益匪浅。

  通过杨老师的讲课,杨老师从整体上给我们说明了设计的大体思路,每一步该实现怎么样的功能,怎么实现该功能。

而我们的任务是通过这次杨老师的讲课去找资料了解各芯片的功能,并通过芯片实现其功能。

接下来的任务就去找资料,设计电路图,并且仿真。

  为了弄懂74LS192芯片的功能,我从图书馆里借来了好几本书,同时也在网上找了资料再到逻辑功能,经过一番努力终于解决啦,还有其它的芯片的功能也要慢慢的去琢磨。

而在课程设计过程中,我觉得是对课本知识的巩固和加强,由于课本上的知识太多,同时平时课间又没有好好的运用额理解个个元件的功能,而且考试的内容有限,所以在这次课程设计过程中,我们了解很多元件的功能,对其在电路中的使用有更多的认识。

  从前的学习过程过于浮浅,只是流于表面的理解,而现在要做课程设计,就不得不要求我们对所用到的知识有更深层次的理解。

因为课程设计的内容比及书本中的理论知识而言,更接近于现实生活,而理论到实践的转化往往是一个艰难的过程,它犹如一只拦路虎,横更在我们的面前。

但是我们毫不畏惧,因为我们相信我们能行。

  前几天的主要任务是设计和仿真出主体电路。

虽然在设计中会遇到这样那样的问题,有时认为是正确的,而在仿真中却出现了这样那样的问题。

比如说在设计好的主电路图要实现南北各灯泡的状态,电路图我认为是对的,而在仿真的是后去出现了问题,就是出现了一个出状态,其它的都是正确的,经过了反复的检查没什么问题,后来问杨老师,其实没有问题,在实际中就不会出现了这种问题啦,所以有不懂的还是要问老师,那样还节省很多的时间。

  电路图接好了,下面就是接线啦,这可是一个比较麻烦的事。

首先要测试个芯片是否有问题,电路板有没有问题,以及导线是不是断了。

这一系列的工作都是细心的事,容不的半点马虎。

在接线的时候要细心和耐心、恒心,这样才能做好事情。

首先是线的布局上既要美观又要实用和走线简单,兼顾到方方面面去考虑是很需要的,否则只是一纸空话。

同时接好了一步电路以后,最为重要的是检查这部分是不是接对了。

  通过这次课程设计使我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正为社会服务,从而提高自己的实际动手能力和独立思考的能力。

在设计的过程中遇到问题,可以说得是困难重重,这毕竟第一次做的,难免会遇到过各种各样的问题,同时在设计的过程中发现了自己的不足之处,对以前所学过的知识理解得不够深刻,掌握得不够牢固。

  此次课程设计,学到了很多课内学不到的东西,比如独立思考解决问题,出现差错的随机应变,和与人合作共同提高,都受益非浅,今后的制作应该更轻松,自己也都能扛的起并高质量的完成项目。

  两周的课程设计已经结束,我将珍藏这段难忘的时光,是她让我让我知道,任何一种小小的成绩后面,也许就隐藏着许许多多不为人的艰辛。

  在此,我要感谢给予我们精心辅导的杨老师,还有其他代理课程设计的老师,也向他们表示衷心的感谢

  7 附录.元器件清单  74ls148 1个 74ls138 1个 74ls192 2个 555 2个 JK触发器 2个 面包板 1块 调试箱 1个  参 考 文 献  1.《电子线路设计、实验、测试》(第二版)  华中理工大学出版社-------谢自美 主编  2.《新型集成电路的应用》---------电子技术基础课程设计  华中理工大学出版社 梁宗善 主编  3.《电子技术基础实验》  高等教育出版社-------------陈大钦 主编  4.《电子技术课程设计指导》  高教出版社-------------------彭介华 主编

求:数电实验 三位二进制同步加法计数器设计方案

一、 二进制计数器1. 异步递增二进制计数器递增计数器就是每输入一个脉冲就进行一次加1运算,而二进制计数是输入脉冲个数与自然二进制数有对应关系。

异步计数器是在做加1计数时是采取从低位到高位逐位进位的方式工作的。

因此其中的各个触发器不是同步翻转的。

按照二进制加法计数规则,每一位如果已经是1,则再计入1时应变为0,同时向高位发出进位信号,使高位翻转。

若使用下降沿动作的触发器(此时该触发器应接成计数状态,例如JK触发器使J=K=1)组成计数器,只要将低位触发器的Q端接到高位触发器的时钟输入端即可。

当低位由 时,Q端的下降沿正好可以作为高位的时钟信号CP。

那么一个四位异步递增二进制计数器就如下图:JK触发器异步4位二进制加法计数器分析:(1)J、K接1,即四个触发器均处在计数状态(2)清零端给一个负脉冲,进行总清,防止过去状态干扰输出(3)画波形图JK触发器异步4位二进制加法计数器时序图从以上分析可以看出,各触发器的变化是依次逐个进行的,而每个触发器的变化都需要一定的延迟时间,尤其计数器位数教多时,累计延迟时间就教长,所以异步计数器比同步计数器的速度低。

要可以用一个Z表示进位输出,也就是记满1111后次态为0000此时不同于总清的0000。

从波形上可以看出,每经一级触发器输出的脉冲的周期就增加一倍,即频率降低一倍,因此一位二进制计数器就是一个二分频器。

异步4位二进制加法计数器状态转移表当触发器的个数为N时,最后一个触发器输出的频率将降为输入脉冲频率的1\\\/2N,它能累计的最大脉冲个数为2N-1。

例如我们前面画的图N=4,它就能累计15个脉冲而Q3输出1\\\/16分频。

如果使用上升沿触发器构成异步二进制递增计数器,其逻辑图:D触发器异步4位二进制加法计数器D触发器异步4位二进制加法计数器波形图综上所述,对一个二进制递增计数器归纳如下:u 计数器由若干个工作在计数状态时的触发器构成。

如用负跳变触发器则进位信号从 端引出;用正跳变触发器构成则进位信号则从 端引出u N个触发器具有 个状态,称为以 为模的计数器(或模 计数器),其中计数容量为 -1u 由于异步计数器进位信号象波浪一样推进,因此又称为纹波计数器2. 异步二进制递减计数器按照二进制减法计数规则,递减计数器规律:若低位触发器已经为0,则再输入一个减计数脉冲后应翻转成1,同时向高位发出借位信号,使高位翻转。

CP数Q2Q1Q0000011112110310141005011601070018000如果用下降沿触发的JK触发器构成异步二进制减法计数器,则:下降沿动作的异步二进制减法计数器将异步二进制减法计数器与异步加法计数器比较可以看出,它们都是将低位触发器的一个输出端接到高位触发器的时钟输入端而组成的。

在采用下降沿触发的计数器时,加计数以 端为输出端,而减法计数以 端为输出端。

可以推导,若采用上升沿计数器则情况相反。

3. 同步二进制递增计数器异步计数器工作速度较低,常常又被称为串行计数器。

为了提高计数述速度,可采用同步计数器,其特点是计数脉冲同时接于各位触发器的时钟脉冲输入端,当计数脉冲到来时,应该翻转的触发器同时翻转,没有各级延迟时间的积累问题。

同步计数器又称并行计数器。

假设要组成四位二进制(M=16)的同步递增计数器,首先根据计数规律得到状态表:CP序号Q3Q2Q1Q0等效十进制数0000001000112001023001134010045010156011067011178100089100191010101011101111121100121311011314111014151111151600000分析状态表,可以得到各触发器的翻转条件u 最低位触发器FF0每输入一个脉冲翻转一次u 其它各触发器都是在所有低位触发器的输出端全为1时,在下一个CP有效沿到来时状态改变一次。

由于同步计数器中各触发器的CP端输入同一时钟脉冲,因此触发器的翻转状态就由它们的输入信号状态决定。

例如JK触发器状态就由J、K端的状态决定。

组成同步计数器的关键就是根据翻转条件,确定各触发器输入端的逻辑表达式。

如果用下降沿触发的JK触发器组成上述计数器,根据JK触发器的逻辑功能和上述两个条件,可列出四位同步二进制递增计数器各触发器之间的连接逻辑关系: 触发器翻转条件J、K端的逻辑关系驱动(激励)方程FF0每输入一个脉冲翻转一次J0=J0=1FF1Q0=1J1=K1=Q0FF2Q0=Q1=1J2=K2=Q0Q1FF3Q0=Q1=Q2=1J3=K3=Q0Q1Q2根据这些方程可以画出同步二进制递增计数器的逻辑电路图:同步4位二进制加法计数器对于同步二进制递增计数器也可以用状态图描述或工作波形(时序图)描述。

4位二进制加法计数器状态图4位二进制加法计数器时序图4. 二进制递减计数器对于同步二进制递减计数器,首先要列写状态表,下面以4位二进制递减计数器为例CP序号Q3Q2Q1Q0输出Z0000011111102111003110104110005101106101007100108100009011101001100110101012010101300110140010015000101600001分析状态可以总结:u 低位触发器FF0每输入一个脉冲翻转一次u 其它各触发器都是在所有低位触发器的输出为0时变化仿效递增计数器,可得四位同步二进制递减计数器级间连接的逻辑关系: 触发器翻转条件J、K端的逻辑关系FF0每输入一个脉冲翻转一次J0=J0=1FF1Q0=0J1=K1= FF2Q0=Q1=0J2=K2= FF3Q0=Q1=Q2=0J3=K3= 根据逻辑表达式可以画出逻辑图: 同步4位二进制减法计数器当然也可以用状态图和时序图描述该电路。

从上面分析可以发现,对于同步二进制计数器,递增和递减的区别在于J、K端来自低位触发器的输出为1还是0,那么通过一个控制端就可以实现可逆计数。

二、 8421BCD码十进制计数器二进制计数器,虽然它的袋内陆结构简单,运算方便,但是当二进制数的位数较多时,要很快地读出来就比较困难,因此有讨论十进制计数器的必要。

所谓十进制就是“逢十进一”。

前面讨论四位二进制计数器的计数状态是从0000~1111共16个状态。

要表示十进制的十个状态,就要去掉其中6个状态,至于去掉哪些可以有不同的安排,如果考虑BCD编码,即去掉1010~1111这6个状态。

下面给出用JK触发器组成的一位异步十进制递增计数器逻辑图异步8421BCD十进制加法计数器分析计数原理:代入JK触发器的特性方程 可以写出画出时序图:异步8421BCD十进制加法计数器时序图按照同样的道理,可以分析8421BCD码同步十进制递减计数器。

总结计数器使用特点

篇一:计数器及其应用实验七计数器及其应用一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及功能测试方法3、运用集成计数器构成1\\\/n分频器二、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。

计数器种类很多。

按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。

根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器。

根据计数器的增减趋势,又分为加法、减法和可逆计数器。

还有可预制数和可变程序功能计数器等等。

目前,无论是ttl还是cmos集成电路,都有品种较齐全的中规模集成计数器。

使用者只要借助于器件手册提供的功能和工作波形图

集成运算放大器的基本应用-模拟运算电路:实验总结:将理论计算结果和实测数据相比较,分析产生误差的原

误差原因:1、读数误差2、仪表存在误差;3、集成电路内部噪声及电阻电容参数热噪声4、电阻电容等元器件的实际值与标称值之间存在误差;5、电源电压的波动6、运算放大器不是理想的,但当做了理想模型,参数本身就存在误差,如放大倍数 输入阻抗 输出阻抗、虚短、虚断等

《电子技能与实训》课程总结。

电子技能与实学基本要求(54学时)一、课程性任务本课程任务是生掌握从事电子电器应用与维修工作所必需的电子基本工艺和基本技能,初步形成解决实际问题的能力,为学习其他专业知识和职业技能打下基础。

二、课程教学目标(一) 知识教学目标1. 了解电工电子仪表、仪器的基本结构及正确使用与维护;2. 掌握常用电子元器件的正确识别与检测方法;3. 理解常用电子电路和简单电子整机电路的分析、检测与常见故障排除方法;4. 掌握电子电路安装的工艺知识。

(二) 能力培养目标1. 能正确使用常用电工电子仪表、仪器;2. 能正确阅读分析电路原理图和设备方框图,并能根据原理图绘制简单印刷电路;3. 初步学会借助工具书、设备铭牌、产品说明书及产品目录等资料,查阅电子元器件及产品有关数据、功能和使用方法;4. 能按电路图要求,正确安装、调试单元电子电路、简单整机电路;5. 处理电子设备的典型故障。

(三) 思想教育目标1. 具有热爱科学、实事求是的学风和创新意识、创新精神;2. 加强爱岗敬业意识和职业道德意识。

三、教学内容和要求基 础 模 块(一) 常用电子仪器、仪表的使用与维护1. 了解常用电子仪器、仪表的结构;2. 理解常用电子仪器、仪表的基本功能;3. 掌握常用电子仪器、仪表的使用方法和注意事项。

(二) 常用电子元器件的识别与检测1. 理解常用电子元器件的型号和主要参数;2. 理解常用电子元器件的识别和分类方法;3. 掌握用万用表检测常用电子元器件的方法。

(四) 印刷电路板的手工制作1. 理解印刷电路图绘制知识;2. 掌握印刷电路板手工制作工艺要求。

(五) 分压式电流负反馈偏置放大电路的安装调试与维修1. 了解电路元器件焊接方法;2. 掌握静态工作点调试方法及动态测试方法;3. 掌握常见电路故障的分析方法。

(六) 由集成运算放大器组成的小型温度控制器的安装调试与故障排除1. 了解集成运算放大器的外形及结构;2. 理解集成运算放大器的管脚识别方法和管脚功能及主要参数;3. 掌握集成运算放大器焊接方法及注意事项。

(七) 集成音频功率放大电路的安装调试与故障排除1. 理解集成音频功率放大电路的管脚功能及主要参数;2. 掌握最大输出功率、效率、失真度、幅频特性检测方法。

(八) 直流稳压电源的安装调试与故障排除1. 理解三端稳压器外形、管脚识别和主要参数;2. 掌握纹波电压、稳压系数、调压范围和调节方法。

(九) 简易四路声光报警器的安装调试与故障排除1. 了解集成与非门、非门逻辑功能;2. 理解声光报警器电路原理与调试方法。

选 用 模 块(一) 家用调光台灯电路的安装调试与故障排除1. 了解晶闸管、单结晶体管的工作特性、识别与检测方法;2. 理解触发电压、输出电压的测试方法和调压方法。

(二) 高、低频音乐信号发生器的安装调试与故障排除1. 了解常见电路的振荡条件、音乐集成电路外形及管脚功能;2. 理解高频、低频信号产生的方法和调试方法。

(三) 由555组成的变音警笛电路的安装调试与故障排除1. 理解555管脚功能及主要参数;2. 理解电路的调试方法。

(四) 简单实用的电池充电器电路的安装调试与故障排除1. 理解充电电路结构与工作原理;2. 学会电路的调试方法并能排除简单故障。

(五) 双调光蘑菇灯电路的安装调试1. 了解双向晶闸管、双向二极管工作特性及主要参数;2. 理解电路调试方法。

(六) 石英晶体遥控发射器的安装调试1. 了解石英晶体工作特性及主要参数;2. 理解电路工作原理。

(七) 实用稳压电源的安装调试1. 理解实用稳压电源工作原理;2. 理解稳压、调压测试方法。

(八) 数字钟的安装调试与故障排除1. 理解555时基电路的结构及作用;2. 理解由十进制计数器构成六十进制、二十四进制计数器的方法;3. 了解集成计数器、译码器及逻辑门电路的管脚功能。

实践教学模块(一) 基本实训1. 常用电子仪器、仪表使用与维护会正确操作和维护常用电子仪器、仪表。

2. 常用电子元器件的识别与检测能识别常用电子元器件;会用万用表检测电阻、电位器、电感器及常用开关;会用万用表检测常用半导体电子元器件。

3. 印刷电路板的手工制作会根据工艺要求手工制作指定电路的印刷电路板。

4. 分压式电流负反馈偏置放大电路的安装调试与维修能按工艺要求正确安装焊接电路;会用有关仪器、仪表对电路进行静态、动态调整和测试;能排除电路出现的常见故障。

5. 由集成运算放大器组成的小型温度控制器的安装调试与故障排除会按工艺要求正确安装电路;会进行温控调试;能排除电路中出现的常见故障。

6. 集成音频功率放大电路的安装调试与故障排除会正确识别集成音频功率放大电路管脚;能正确安装电路并会进行调试和检测;能排除电路中出现的常见故障。

7.直流稳压电源的安装调试与故障排除会正确识别和检测桥堆和三端集成稳压器;能正确安装电路,能正确测量稳压性能、调压范围;能排除常见故障。

8. 简易四路声光报警器的安装调试与故障排除会正确识别并应用四路输入集成与非门和六非门集成器件;会绘制正确的印刷电路图和按工艺制作印刷电路板,并能正确安装电路;能排除常见故障。

(二) 选用实训1. 家用调光台灯电路的安装调试与故障排除会检测晶闸管、单结晶体管;能正确安装电路、测试调压范围;能排除常见故障。

2. 高、低频音乐信号发生器的安装调试与故障排除会识别音乐集成电路管脚,并能正确应用;能正确安装电路;会测试高、低频输出波形;能排除常见故障。

3. 由555组成的变音警笛电路的安装调试与故障排除会识别NE555管脚,正确应用其管脚;能正确安装电路和调试;能排除常见故障。

4. 简单实用的电池充电器电路的安装调试与故障排除能画出正确印刷电路图,并会制作印刷电路板;能正确安装电路和调试;能排除常见故障。

5. 双调光蘑菇灯电路的安装调试会检测双向晶闸管、双向二极管;能正确安装电路和调试;能排除常见故障。

6. 石英晶体遥控发射器的安装调试会对石英晶体进行检测,会对振荡线圈进行正确调整;能正确安装电路和调试;能排除常见故障。

7. 实用稳压电源的安装调试会正确检测和使用三端可调式集成稳压器;会制作电源印刷电路板,并能正确安装电路和检测性能;能排除常见故障。

8. 数字钟的安装调试与故障排除会正确使用相关集成器件;会正确安装数字钟电路,并能进行检测和调整。

用74LS162和74LS163计数器设计60进制计数器

姓名:桑贤超班级:文自112-2班学号:201190519234试验:60进制计数器的设计日期:2012.11.17指导老师:徐洪霞一、实验报告的名称:24进制计数器的设计二、本次实验的目的:1.掌握74LS162、74LS163计数器的综合运用用法2.利用74LS162、74LS163计数器设计60进制计数器三、实验设备:Maplus2x软件、试验箱四、画出实验原理图,标明引脚连线,画出防真波形图,注明引脚.74LS162计数器是十进制计数方式的计数器,74LS163采用四位二进制计数方式,且其同步清零方式。

所以设计60进制计数器,可先用163设计一个六进制,然后再和74LS162进行与,即可得到60进制计数器。

五、实验总结,主要包括实验中所犯错误,怎样改正等1.在文件名必须与VHDL文件中的设计实体名保持一致。

2.低位的清零输出端(CO端)要连接高位的始终脉冲(clk端)。

3.低位端和高位端的输出端统一接地或输入置零。

怎么用用7490设计二十五进制计数器,谢谢谢谢谢谢

二进制的一个就行,来一个脉冲触发器的状态翻转。

八进制的需要三个串联。

十进制的和十六进制的差不多,需要四个。

十进制的需要在计数满十后,利用逻辑门将计数器清零。

微机原理与接口技术 实验心得

实得这学期通过对微机原理和微机实验学习,对微机系统和它的工作原理有了的了解。

微机实验课,总共做了十几个实验,回想起来受益匪浅,主要是加深了对计算机的一些硬件情况和运行原理的理解和汇编语言的编写汇编语言,它是和机器语言最接近的,用它来编程序,会比用其它高级语言要快得多。

实验课程加深了我们对汇编语言指令的熟悉和理解。

不仅巩固了书本所学的知识,还具有一定的灵活性,发挥了操作,加深了我们对硬件的熟悉,锻炼了动手能力,发挥创造才能。

通过这次课程使我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正提高自己的实际动手能力和独立思考的能力。

对于这门课,我们收获了很多,我觉得这门课偏重于工程思维,主要难点在于对程序的理解。

但是老师让我们通过手打程序,控制实验平台很好的理解了各实验的实验程序。

对于课程的建议,实验讲义给的程序很清楚,大大降低了实验预习和自主编程的难度,给实验讲义可以更多的给方法和方式,提供一些程序建议而减少直接给出程序内容。

实验课上,请一个或两个同学讲解一下实验程序设计思路,通过讲解与其他人互动,可以收获更多。

微机原理课程上讲到的各种芯片的功能,以及引脚的作用,在实验中都得到了运用,使我们加深了对于主要芯片的应用的认识,同时在实验室的环境里熟悉了汇编程序的编写过程和运行过程,最后还提高了自己的动

声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。联系xxxxxxxx.com

Copyright©2020 一句话经典语录 www.yiyyy.com 版权所有

友情链接

心理测试 图片大全 壁纸图片